-
Notifications
You must be signed in to change notification settings - Fork 1
/
subs.asm
1146 lines (1060 loc) · 39.6 KB
/
subs.asm
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
;****************************************************************************
;
; MC70 - Firmware for the Motorola MC micro trunking radio
; to use it as an Amateur-Radio transceiver
;
; Copyright (C) 2004 - 2013 Felix Erckenbrecht, DG1YFE
;
; This file is part of MC70.
;
; MC70 is free software: you can redistribute it and/or modify
; it under the terms of the GNU General Public License as published by
; the Free Software Foundation, either version 3 of the License, or
; (at your option) any later version.
;
; MC70 is distributed in the hope that it will be useful,
; but WITHOUT ANY WARRANTY; without even the implied warranty of
; MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
; GNU General Public License for more details.
;
; You should have received a copy of the GNU General Public License
; along with MC70. If not, see <http://www.gnu.org/licenses/>.
;
;
;
;****************************************************************************
;**********************************************************
; Subroutines
;**********************************************************
;
; watchdog_toggle - I2C Watchdog bedienen
; watchdog_lo - I2C Data auf Lo
; watchdog_hi - I2C Data auf Eingang/Hi
; ptt_chk - Prüft PTT ( nix | B - 0=keine PTT, 1=PTT )
; squelch - Squelch testen, RX Audio & grüne LED entsprechend setzen ( nix | nix )
; pwr_sw_chk - prüft den Ein-/Ausschalter und schaltet das Gerät ggf. aus ( CPU in Standby Mode )
; vco_switch - VCO für RX oder TX auswählen ( B - 0=RX | nix )
; crc16 - berechnet CRC16 über die angegebene Anzahl von Bytes
; ( D - Bytecount, X - Startadresse, Stack - Init-Wert | D - CRC16, Stack - CRC16 )
;
;
;
;********************************
; W A T C H D O G T O G G L E
;********************************
watchdog_toggle
ldab Port2_DDR_buf ; Port2 DDR lesen
eorb #%10 ; Bit 1 invertieren
stab Port2_DDR_buf
stab Port2_DDR ; neuen Status setzen
aim #~SRDATABIT,SRDATAPORT ;Data auf 0
rts
watchdog_toggle_ms
ldab tick_ms+1 ; toggle wd line every ms
andb #2 ; even if called more often
beq wdtm_zero
ldab #SRDATABIT
wdtm_zero
ldaa Port2_DDR_buf ; Port2 DDR lesen
anda #~SRDATABIT
aba
staa Port2_DDR_buf
staa Port2_DDR ; neuen Status setzen
aim #~SRDATABIT,SRDATAPORT ;Data auf 0
rts
;******************
; W D R E S E T
;******************
wd_reset
tst bus_busy ; währen I2C Zugriff,
bne wd_reset_end ; keinen Watchdog Reset durchführen
bra watchdog_toggle_ms
wd_reset_end
rts
;******************************
; P T T G E T S T A T U S
;******************************
;
; last change: 8/2012
;
; Paramenter: none
;
; Returns: A - new TRX Status (debounced) (MSB = event Bit, 0 = RX, 1 = TX)
;
; changed Regs: A, B, X
ptt_get_status
ldaa rxtx_state ; Alten Status holen
ldab PTTPORT ; Port6 Data lesen
andb #PTTBIT ; alles ausser PTT Bit ausblenden
bne ptc_on ;
clrb
bra ptc_end
ptc_on
ldab #1
ptc_end
orab ui_ptt_req ; Senderequest von UI Task?
andb #1
cba ; Mit aktuellen Status vergleichen
bne pgs_change ; Verzweigen, wenn Status ungleich (PTT gedrückt & RX / PTT frei & TX)
clr ptt_debounce ; Es hat sich nix geändert, "debounce" auf 0
bra pgs_end ; und zum Ende springen
pgs_change
ldab ptt_debounce ; Debounce Counter erhöhen
incb
stab ptt_debounce
cmpb #PTT_DEBOUNCE_VAL ; PTT muß für mindestens 'PTT_DEBOUNCE_VAL' Durchgänge gedrückt/gelöst sein
bcs pgs_end ; Wenn nicht -> Ende
eora #$81 ; Status umkehren (TX -> RX / RX -> TX), MSB setzen als 'change Flag'
pgs_end
rts
;
;****************
; R E C E I V E
;****************
;
; last change: 15.8.2012
;
; Paramenter: none
;
; Returns: nothing
;
; Set TRX to receive (deactivate PA & Mic, etc...)
;
receive
ldab tx_ctcss_flag
andb #TX_CTCSS ; check if CTCSS tone should be enabled
beq rcv_ledoff
jsr tone_stop_pl ; disable CTCSS tone generator
rcv_ledoff
ldab #YEL_LED+LED_OFF
jsr led_set ; gelbe LED aus
#ifdef EVA5
ldaa #~SR_MIC ; disable Mic
ldab #SR_nTXPWR ; disable tx power control
jsr send2shift_reg
#endif
#ifdef EVA9
oim #%00100000, Port2_Data ; Driver disable
ldab #%00000000 ;
ldaa #%10111111 ; Mic disable
jsr send2shift_reg
#endif
ldab #TX_TO_RX_TIME
stab gp_timer ; wait 5ms
rcv_wait
swi ; Taskswitch
ldab gp_timer
bne rcv_wait ; Timer reached 0 ?
#ifdef EVA5
ldaa #~SR_RFPA ; Disable RF PA
clrb
jsr send2shift_reg
#endif
clrb
jsr vco_switch ; RX VCO aktivieren
sei
ldab #2
stab pll_timer ; Update PLL LED in 200 ms
aim #~BIT_PLL_UPDATE_NOW,pll_update_flag ; update pll after given time
cli
ldx #frequency
jsr set_rx_freq ; RX Frequenz setzen
clr rxtx_state ; Set state to rx
#ifdef EVA5
ldaa #-1
ldab #SR_RXAUDIO ; RX Audio enable
jsr send2shift_reg
#endif
#ifdef EVA9
ldab #%10000000 ; RX Audio enable
ldaa #%11111111 ;
jsr send2shift_reg
#endif
clr sql_timer ; und zwar sofort
rts
;*****************
; T R A N S M I T
;*****************
;
; last change: 15.8.2012
;
; Paramenter: none
;
; Returns: none
;
; changed Regs: A,B,X
;
; aktiviert Sender
;
transmit
ldab #YEL_LED+LED_ON ; gelbe LED an
jsr led_set
ldab #1
jsr vco_switch ; TX VCO aktivieren, TX/RX Switch freigeben
ldx #frequency
jsr set_tx_freq ; Frequenz setzen
#ifdef EVA5
ldaa #-1
ldab #SR_RFPA ; activate rf pa
jsr send2shift_reg
#endif
#ifdef EVA9
ldab #%00000100 ; TR Shift und TX/RX Switch auf TX
ldaa #%01111111 ; RX Audio disable
jsr send2shift_reg
#endif
ldab #RX_TO_TX_TIME
stab gp_timer ; 5ms warten
tnt_wait
; swi ; Taskswitch
ldab gp_timer
bne tnt_wait ; Timer schon bei 0 angekommen?
#ifdef EVA5
ldab #SR_MIC ; enable Mic Amp
ldaa #~SR_nTXPWR ; enable TX power control loop
jsr send2shift_reg
ldaa #~SR_RXAUDIO ; RX Audio disable
clrb
jsr send2shift_reg
#endif
#ifdef EVA9
ldab pwr_mode ; Power/Squelch Mode lesen
andb #BIT_PWRMODE ; Bit 3 isolieren (Pwr)
beq tnt_pwrhi
ldab #SR_RFPWRHI ;
tnt_pwrhi
orab #%01000000 ; Mic enable
oraa #%11110111
jsr send2shift_reg
aim #%11011111, Port2_Data ; Driver enable
#endif
ldab #1
stab rxtx_state ; Status setzen
sei
ldab #2
stab pll_timer ; Update PLL LED in 200 ms
aim #~BIT_PLL_UPDATE_NOW,pll_update_flag ; update pll after given time
cli
ldab tx_ctcss_flag
andb #TX_CTCSS ; check if CTCSS tone should be enabled
beq tnt_end ;
jsr ctcss_start
tnt_end
rts
;****************
; S Q U E L C H
;****************
;
; last change: 8/2012 / 12 001
;
; Parameter: none
;
; Ergebnis: none
;
; changed Regs: A,B
;
; changed Mem: Port 53 (Ext Alarm)
; SR RX Audio enable
;
;
squelch
ldab sql_timer
orab rxtx_state ; Im Sendefall Squelch nicht prüfen
bne sq_end
ldab #5 ; alle 5ms checken
stab sql_timer
ldab sql_mode ; Squelch aktiviert?
#ifdef EVA9
andb #SQBIT
#endif
#ifdef EVA5
andb #SQBIT_BOTH
#endif
beq sq_audio_on ; Squelch off -> activate Audio
sq_check
ldaa sql_ctr ; get squelch counter
#ifdef EVA5
lslb
lslb
#endif
andb PORT_SQ ; Squelch Input auslesen
beq sq_cnt_down ; Kein Signal vorhanden? Dann springen
cmpa #SQL_HYST ; Hysteresis level reached?
beq sq_audio_on ; yes? then activate audio
inca ; otherwise increment hysteresis counter
staa sql_ctr
bra sq_end
sq_audio_on
ldab SR_data_buf
andb #SR_RXAUDIO ; check if audio is already activated
bne sq_end ; do nothing if it is
#ifdef EVA5
aim #~BIT_SQEXT, PORT_SQEXT ; "Ext Alarm" auf 0
ldaa #-1
ldab #SR_RXAUDIO
jsr send2shift_reg ; RX Audio an
#endif
#ifdef EVA9
ldaa #~SR_EXTALARM ; "Ext Alarm" = 0
ldab #(SR_RXAUDIO|SR_AUDIOPA); RX Audio an, Audio PA an
jsr send2shift_reg
#endif
ldab #YEL_LED+LED_ON
jsr led_set
bra sq_end
sq_cnt_down
tsta ; hysteresis counter at zero?
beq sq_audio_off ; yes? then deactivate audio
deca ; otherwise decrement (wait a bit longer)
staa sql_ctr
bra sq_end
sq_audio_off
ldab SR_data_buf
andb #SR_RXAUDIO ; check if audio is already DEactivated
beq sq_end ; exit here if it is
#ifdef EVA5
oim #BIT_SQEXT, PORT_SQEXT ; "Ext Alarm" auf 1
ldaa #~SR_RXAUDIO
clrb
jsr send2shift_reg ; RX Audio aus
#endif
#ifdef EVA9
ldaa #~SR_RXAUDIO ; RX Audio aus
ldab #SR_EXTALARM ; "Ext Alarm" = 1 / open
jsr send2shift_reg
#endif
ldab #YEL_LED+LED_OFF
jsr led_set
sq_end
rts
;**********************
; P W R S W C H K
;**********************
;
; Parameter: B - Store ( 0 - speichert aktuelle Frequenzeinstellungen)
;
; Returns : nothing
;
; changed Regs: A
;
; further effects : If radio is switched off, Audio PA is turned off,
; 9.6V regulator is turned off and CPU goes into STBY, then reset
;
; prüft den Ein-/Ausschalter und schaltet das Gerät ggf. aus (CPU in Standby Mode)
;
pwr_sw_chk
ldaa PORT_SWB
anda #%BIT_SWB ; SWB+ ?
bne psc_turn_it_off
rts
psc_turn_it_off
tstb ; check if we should store the current channel
beq psc_no_store ; if not, just turn power down the radio
#ifdef EVA5
ldaa PORT_PWRFAIL
anda BIT_PWRFAIL ; check if power is failing
bne psc_no_store ; if it is, do not access EEPROM
; to prevent data corruption
#endif
jsr store_current ; else store current channel & shift
psc_no_store
#ifdef EVA5
ldaa #%01111111
ldab #%00000000
jsr send2shift_reg ; RX Audio aus
ldaa #%01101101
ldab #%00000000
jsr send2shift_reg ;Gerät ist aus,
; Audio PA aus,
; RX Audio aus,
; Audio PA aus,
; Ext Alarm auf 1 - kein Carrier detect anzeigen
; STBY Signal an & 9,6V Regler aus
#endif
#ifdef EVA9
; Rx Audio enable = 0
; Mic enable = 0
; Sel5 Att = 0
; /Ext Alarm = 1
; Hi/Lo Power = 1 (Lo Power)
; TX / #RX = 0
; STBY&9,6V = 1
; Audio PA enable = 0
ldaa #%00010010
ldab #%00010010
jsr send2shift_reg ; RX Audio aus, Audio PA aus, Ext Alarm aus, Hi Power, RX
WAIT(10)
sei ; no need to serve interrupts anymore
clrb
stab Port2_DDR_buf
stab Port2_DDR ; set Port2 DDR to input
; effectively inhibiting "send2shift_reg" to latch
; data to SR outputs
ldaa #%00010000
ldab #%00010000
jsr send2shift_reg ; radio is off,
; RX Audio off,
; Audio PA off,
; Ext Alarm is open - (do not display 'carrier detected')
; STBY Signal on & 9.6 V regulator off
ldx #$DEAD
ldab #%10000000
stab Port2_Data ; latch latests SR data to SR outputs
stab Port2_DDR ; Set Latch output to output
; in a couple of cycles, CPU will be set to Standby and then put into reset
; estimated time is about 50 cycles for signal to discharge capacitance and
; set /STBY to a level recognized as "low" by CPU
; do not execute any meaningful code after this point
ldd #$BEEF
aim #%10011111, RP5CR ; Disable internal RAM and enter Standby mode immediately
#endif
psc_loop
bra psc_loop ; Should not be executed, CPU is in STDBY
;************************
; V C O S W I T C H
;************************
;
; Parameter: B - RX:0
;
; Ergebnis: none
;
; changed Regs: none
;
vco_switch
pshb
psha
pshx
tstb ; TX oder RX?
bne vcs_tx ; TX, dann jump
#ifdef EVA5
aim #%11011111,Port2_Data ; für RX, Portbit löschen
#endif
#ifdef EVA9
ldab #%00000000
ldaa #~SR_TXRX ; für RX, T/R Shift Bit löschen
jsr send2shift_reg
#endif
bra vcs_end
vcs_tx
#ifdef EVA5
oim #%00100000,Port2_Data ; Für TX, Portbit setzen
#endif
#ifdef EVA9
ldab #SR_TXRX
ldaa #%11111111 ;
jsr send2shift_reg ; Für TX, T/R bit setzen
#endif
vcs_end
pulx
pula
pulb
rts
;*************************
; C R C 1 6
;*************************
;
; berechnet CRC16 über die angegebene Anzahl von Bytes
;
; Parameter : D - Bytecount
; X - Startadresse
; Stack - Initialisierungswert
;
; Ergebnis : D - CRC16
; Stack - CRC16
;
crc16
pshx ; Startadresse sichern
tsx
addd 0,x ; Bytecount + Adresse
pshb
psha ; Endadresse sichern
ldd 4,x ; Initialisierungswert/CRC holen
ldx 0,x ; Startadresse holen
crc_loop
pshx ; Adresse sichern
pshb ; CRC LoByte sichern
eora 0,x ; CRC/HiByte XOR Datenbyte
tab ; nach B kopieren (wird Index für Tabelle)
ldx #crc_table ; Basisadresse der CRC Tabelle holen
abx ;
abx ; Index 2* addieren (2 Byte pro Eintrag)
pula ; CRC LoByte holen -> wird HiByte (8 Bit Shift)
ldab 1,x ; neues CRC LoByte
eora 0,x ; Mit Wert aus Tabelle verknüpfen, neues CRC Byte berechnen
pulx ; Adresse holen
pshb
psha ; CRC sichern
inx ; Adresse erhöhen
pshx ; Adresse sichern
xgdx
tsx
subd 4,x ; Endadresse erreicht?
pulx ; Adresse wiederholen
pula
pulb ; CRC wiederholen
bne crc_loop ; loop bis Endadresse erreicht...
pulx ; Startadresse vom Stack löschen
tsx
std 4,x ; CRC auf Stack speichern, Initialisierungswert überschreiben
pulx ; Endadresse vom Stack löschen
rts
#ifdef EVA5
;****************
; C H K I S U
;****************
;
; Prüft gebrückten "TEST" Eingang und gibt die Kontrolle ggf. an das Update Modul weiter
;
; Parameter : none
;
; Ergebnis : none
;
;
chk_isu
pshb
ldab Port6_DDR_buf
pshb
andb #%11101111
stab Port6_DDR_buf
stab Port6_DDR
ldab Port6_Data ; TEST Pins shorted?
andb #%00010000 ; (P64 gegen Masse)
bne cki_end ; no? then exit
jmp isu_copy ; else start In-System-Update
cki_end
pulb
stab Port6_DDR_buf
stab Port6_DDR
pulb
rts
#endif
;*******************
; C H K D E B U G
;*******************
;
; Prüft gebrückten "TEST" Eingang und gibt die Kontrolle ggf. an das Update Modul weiter
;
; Parameter : none
;
; Ergebnis : none
;
;
;chk_debug
; pshb
; ldab Port6_Data ; TEST Pins gebrückt?
; andb #%00010000 ; (P64 gegen Masse)
; bne ckd_end ; Nein, dann zurück
;
; jmp debug_loader
; ckd_end
; pulb
; rts
;
;***********************
; B A N K S W I T C H
;***********************
;
; Routinen zur Steuerung des 17. Adressbits (A16)
; Nur im RAM ausführbar! ('bank0', 'bank1')
;
; Parameter : Stack - Adresse zu der nach Umschaltung verzweigt werden soll
;
; Ergebnis : none
;
; changed Regs: IP (!!)
;
bank_switch_cpy
aim #%11111011,Port6_Data ; switch to Bank 0
rts
oim #%00000100,Port6_Data ; Dazu P62 als Ausgang und auf Hi schalten
rts
bank_switch_end
;***************************
; N O T A S K
;***************************
notask
swi
ldx start_task ; Um Task 2 zu starten, Adresse in 'start_task' schreiben
jmp 0,x
;*************************
; R E A D E E P C H
;*************************
;
; Frequenzeinstellungen aus EEPROM holen
;
; Parameter : B - zu lesender Speicherslot
; X - Zeiger auf Speicher für Frequenz
;
; Ergebnis : A - 0 = OK
;
; Changed Regs : A
;
;
read_eep_ch
pshb
pshx
tsx
xgdx
subd #10
xgdx
txs ; 10 Byte Stackspeicher reservieren
ldaa #10 ;
mul ; 10 Bytes pro Slot
ldx #$0100 ; Basisadresse $0100
abx ; Slot-Adresse im EEPROM berechnen (D)
xgdx ; Von X nach D
tsx ; Zieladresse = Stackspeicher
pshx ; Zieladresse auf Stack speichern
ldx #10 ; 10 Bytes lesen
jsr eep_seq_read
pulx ; Adresse von Stack löschen
tsta
bne rec_end ; Fehler zurückgeben
tsx
ldd 0,x ; Kanal holen
lsrd
lsrd
lsrd ; Nur obere 13 Bit berücksichtigen
ldx #1250 ; Frequenz berechnen
jsr multiply ; 16 Bit Multiply
pshb
psha
pshx ; 32 Bit Ergebnis sichern
ldd #FBASE%65536 ; Basisfrequenz (unterste einstellbare Frequenz) holen
ldx #FBASE>>16
jsr add32 ; Basisadresse addieren
tsx
ldx 14,x ; Zieladresse für Frequenz holen
pula
pulb
std 0,x ; HiWord speichern
pula
pulb
std 2,x ; LoWord speichern
tsx
ldd 1,x ; TX Shift holen (in 12,5 kHz Kanälen)
anda #%00000001 ; Nur 2 Bit vom Highword berücksichtigen
ldx #25000
jsr multiply ; mit 12500 multiplizieren
std ui_txshift+2 ; neue Shift setzen (lassen)
stx ui_txshift
clra
rec_end
tsx
xgdx
addd #10
xgdx
txs ; Stackspeicher freigeben
pulx
pulb
rts
;*************************
; S T O R E E E P C H
;*************************
;
; Frequenzeinstellungen in EEPROM Slot speichern
;
; Parameter : B - zu schreibender Slot
;
; Ergebnis : A - 0 = OK
;
; Changed Regs : A
;
;
store_eep_ch
pshx
pshb
tsx
xgdx
subd #10
xgdx
txs ; 10 Byte reservieren auf Stack
ldx frequency+2
pshx
ldx frequency
pshx ; Subrathend auf Stack
ldd #FBASE%65536
ldx #FBASE>>16 ; Minuend nach X:D
jsr sub32 ; f_base von eingestellter Frequenz abziehen
ldd #1250 ; durch 1250 (Hz) teilen
jsr divide32 ;
pulx
pula ; 32 Bit Quotienten löschen
pulb
lsld
lsld
lsld ; Ergebnis 3 Bit nach links schieben
tsx
std 0,x ; und im temporären Speicher sichern
ldx offset+2
pshx
ldx offset
pshx
ldd #25000
jsr divide32 ; Shift durch 25000 teilen
pulx
pulx
tsx
stab 2,x ; Low Byte speichern
anda #%00000001 ; nur 10 Bit berücksichtigen
oraa 1,x ; Mit bereits gespeichertem Byte verknüpfen
staa 1,x ; und speichern
clrb ; noch keinen Namen speichern
stab 3,x
ldab 10,x ; Slotnummer holen
ldaa #10 ; mit 10 multiplizieren
mul ; da 10 Bytes pro Slot
pshx ; Stack Adresse speichern
ldx #$0100 ; Basisadresse im EEPROM $0100
abx ; Slot-Adresse im EEPROM berechnen (D)
pshx ; auf Stack legen
ldx #10 ; 10 Byte schreiben
pshx ; auf Stack legen
jsr eep_write_seq
pulx
pulx
pulx
tsx
xgdx
addd #10
xgdx
txs ; Stackspeicher freigeben
pulb
pulx
rts
;***************************
; S T O R E C U R R E N T
;***************************
;
; Frequenzeinstellungen in EEPROM Slot speichern
;
; Parameter : none
;
; Ergebnis : A = Status (O=OK)
;
; Changed Regs : none
;
;
store_current
pshx
pshb
psha
pshx
pshx
pshb ; 5 Byte reservieren auf Stack
ldx frequency+2
pshx
ldx frequency
pshx ; Subrathend auf Stack
ldd #FBASE%65536
ldx #FBASE>>16 ; Minuend nach X:D
jsr sub32 ; f_base von eingestellter Frequenz abziehen
ldd #1250 ; Ergebnis durch 1250 (Hz) teilen
jsr divide32 ;
pulx
pula
pulb ; 32 Bit Quotienten löschen
lsld
lsld
lsld ; Ergebnis (Quotient/LoWord) 3 Bit nach links schieben
tsx
std 0,x ; und im temporären Speicher sichern
clrb
pshb
ldd txshift+2
ldx txshift
bpl scu_keep_sign
jsr sig_inv32
scu_invert_sign
pshx
tsx
inc 2,x ; Bit für Offset Vorzeichen
lsl 2,x ; erzeugen
pulx
scu_keep_sign
pshb
psha
pshx
ldd offset
orab offset+2
orab offset+3
subd #0 ; Offset = 0?
beq scu_ofs_nonzero ; Ja, dann Bit nicht setzen
tsx
ldab 4,x
orab #4 ; Offset aktiviert
stab 4,x ; Bit einfügen
scu_ofs_nonzero
ldd #25000
jsr divide32 ; Shift durch 25000 teilen
pulx
pulx
tsx
stab 3,x ; Low Byte speichern
anda #%00000001 ; nur 9 Bit berücksichtigen
oraa 0,x ; Vorzeichen hinzufügen (1=neg)
oraa 2,x ; Mit bereits gespeichertem Byte verknüpfen
staa 2,x ; und speichern
ins
tsx
pshx ; Adresse im RAM
ldd #$01FA ; Adresse im EEPROM
ldx #3 ; Anzahl der Bytes
jsr eep_seq_verify ; Prüfen ob dieser Inhalt bereits im EEPROM steht
tsta
beq scu_omit_write ; falls dem so ist, keinen Schreibzugriff durchführen
; andernfalls
pulx ; remove RAM address from Stack (was altered)
tsx
pshx ; set RAM address (data is on Stack)
ldx #$01FA ; Adresse im EEPROM $01FA
pshx ; auf Stack legen
ldx #3 ; 3 Byte schreiben
pshx ; auf Stack legen
jsr eep_write_seq
pulx
pulx
scu_omit_write
pulx
pulx
pulx
pulb ; Stackspeicher freigeben
ins
pulb
pulx
rts
;**************************
; R E A D C U R R E N T
;**************************
;
; zuletzt eingestellten Kanal aus EEPROM lesen
;
; Parameter : X - Zeiger auf Speicher für Frequenz, TxShift, Offset
;
; Ergebnis : A - 0 = OK
;
; Changed Regs : A
;
;
read_current
pshb
pshx ; Zieladresse sichern
pshx
pshb ; 3 Byte Stackspeicher reservieren
tsx ; Zieladresse = Stackspeicher
pshx ; Zieladresse auf Stack speichern
ldd #$01FA ; EEPROM Adresse $01FA
ldx #3 ; 3 Bytes lesen
jsr eep_seq_read
pulx ; Adresse von Stack löschen
tsta
bne rcu_end ; Fehler zurückgeben
tsx
ldd 0,x ; Kanal holen
lsrd
lsrd
lsrd ; Nur obere 12 Bit berücksichtigen
ldx #1250 ; Frequenz berechnen
jsr multiply ; 16 Bit Multiply
pshb
psha
pshx ; 32 Bit Ergebnis sichern
ldx #FBASE>>16
ldd #FBASE%65536
jsr add32 ; Basisfrequenz addieren
tsx
ldx 7,x ; Zieladresse für Frequenz holen
pula
pulb
std 0,x ; HiWord speichern
pula
pulb
std 2,x ; LoWord speichern
tsx
ldd 1,x
anda #%00000001 ; Nur 1 Bit vom Highword
ldx #25000
jsr multiply ; mit 25000 multiplizieren
pshb
psha
pshx
tsx
ldab 5,x
andb #%00000010 ; Vorzeichen testen (+/- Shift)
beq rcu_keep_sign
pulx
pula
pulb
jsr sig_inv32 ; Vorzeichen umkehren
bra rcu_store_txshift
rcu_keep_sign
pulx
pula
pulb
rcu_store_txshift
pshx ; HiWord sichern
tsx
ldx 5,x ; Zeiger auf Zwischenspeicher holen
std 6,x ; LoWord vom Offset speichern
pula
pulb
std 4,x ; HiWord vom Offset speichern
tsx
ldab 1,x
ldx 3,x ; Zeiger auf Zwischenspeicher holen
andb #%00000100 ; TX Shift aktiviert?
bne rcu_store_offset ; Ja, dann Shiftwert auch nach "Offset" kopieren
ldd #0
std 8,x
std 10,x ; Offset deaktiviert
bra rcu_end
rcu_store_offset
ldd 6,x ; LoWord TxShift holen
std 10,x ; Im Platz für Offset speichern
ldd 4,x ; HiWord TXShift holen
std 8,x ; Im Platz für Offset speichern
clra
rcu_end
pulb
pulx ; Stackspeicher freigeben
pulx
pulb
rts